Virtuoso ADE Product Suite
模拟设计的新声音
主要优点
-
使模拟、混合信号和射频集成电路设计的电路探索变得容易
-
广泛的设计探索、仿真和验证
-
模拟指标-验证考核中心
-
针对高良率和先进节点设计,新颖的统计分析
-
通过TüV SüD“适用于目的–TCL 1”认证,符合ISO 26262汽车功能安全要求
随着新的ISO标准、先进节点设计和系统设计实现要求的出现,模拟工程师面临最大限度提高生产率和可预测性困境的同时,也面临着上市时间的挑战。Cadence® Virtuoso® ADE product suite具有无与伦比的性能和易使用的功能,这为高质量定制设计、分析和验证建立新标准。
全新Virtuoso ADE product suite使设计师能够针对设计目标进行全面探索、分析和验证设计,从而在整个设计周期中保持设计意图。作为业界领先的模拟仿真控制和管理解决方案,Virtuoso ADE product suite允许您在设计流程中灵活选择最能支持您的设计目标的产品。
Virtuoso ADE Explorer
借助 Virtuoso ADE Explorer,您可以更轻松地探索设计的初始阶段:
-
Spectre®检查功能支持仿真过程中检测和报告电路问题
-
实时调整,快速精确地定位您的设计技术要求
-
通过/失败 规格书
-
工艺角和蒙特卡罗统计环境,用于检测和修复集成电路的工艺变化问题
Virtuoso ADE Assembler
使用 Virtuoso ADE Assembler, 从技术要求驱动的角度,在接近设计和分析的环境中分析电路的各种状态:
-
快速测试电路的多种技术指标、多种仿真激励和统计方差
-
添加小型运行计划可以轻松创建条件判断和相关的仿真
-
内置先进统计功能,例如最坏情况下的工艺角开发
-
通过使用先进的优化技术来平衡您冲突的设计技术要求
-
可以在您的设计中管理广泛的设计检查,以便快速找到有故障的网线和器件
-
通过分析部分版图和走线的寄生效应,验证您设计中关键路径的设想是否有效
-
可选的Virtuoso Variation Option,适用于需要进行先进节点 (16纳米及以下) 统计、统计灵敏度和大于3 sigma的高良率评估的客户
Virtuoso ADE Verifier
借助Virtuoso ADE Verifier获得电路状态的全局视图,并轻松验证模拟设计的所有活动部分均符合您的芯片架构师设定的总体设计技术要求。手动尝试做这项工作经常会导致错误,因为这些方法和设计软件之间存在脱节。这种问题已经不存在了,现在你可以:
-
将公司内多个设计人员的模拟测试与电路的最高级技术要求联系起来,并在一个简单易用的考核中心查看这些数据
-
查看整个设计团队的测试通过/失败结果
-
更新会自动反映在考核中心
-
使用回归测试建立一座通向数字世界的桥梁,以支持混合信号验证
Virtuoso Variation Option
使用Virtuoso Variation Option来发现您设计的变化可能会破坏结果的区域:
-
简单易用、任务驱动的用户界面最大限度地减少设置时间
-
快速蒙特卡罗分析采用高性能采样方法来有效验证良率或创建角,并为FinFET提供额外的加速
-
高良率评估让您能够高效地分析您设计的5 sigma或6 sigma界限
-
一键创建最坏情况的3 sigma角
-
基于统计的失配和灵敏度分析
与MathWorks MATLAB集成 /h4>
与MathWorks MATLAB的集成使您能够在验证定制、射频和混合信号设计时加快大型数据集的处理:
-
平台之间无缝共享数据,允许数据挖掘和高效分析,从而缩短上市时间
-
使用专家级编码知识和底层APIs解决复杂的数据计算
ISO 26262汽车TCL1认证
业界首个模拟/混合信号设计实施和验证流程,旨在实现“适合用途-工具置信度1 (TCL1)”认证,使能够满足严格的ISO 26262汽车安全要求。该流程使用Virtuoso ADE Product Suite和Spectre Circuit Simulation Platform,从创建和仿真到物理实现和验证,实现晶体管级设计。Virtuoso ADE Verifier为设计工程师提供了一种集成的方法,可以根据单个电路规格验证安全规格,以提升设计信心。有关安全手册、工具信度分析(TCA)文件和TüV SüD公司合规报告的信息,请通过Cadence在线支持下载功能安全文件包。