Allegro最新技术
了解更多新功能
-
BOARD LAYOUT
-
电路板设计阶段是新产品上市过程中最漫长的一个阶段。 Cadence® Allegro® 技术可以帮助您通过提高个人和团队的生产力来缩短整体设计进程,并通过将尽可能多的后期设计验证和分析过程纳入早期设计阶段的方式,最大限度地减少设计返工。
Allegro PCB DesignTrue DFM Technology
可制造性是所有设计最基本的要求。 无论是谁对可生产性负责,最终的压力都将由PCB设计人员承担。 Allegro PCB DesignTrue DFM Technology为设计环境引入了超过2,000个实时、可制造性规则检查,可以最大限度地减少返工并简化新产品上市过程。 制造规则涵盖PCB制造和装配的所有领域,包括刻蚀、层压、钻孔、电镀、阻焊、丝网印刷和装配。制造和装配约束的集成设计
制造规则在用户熟悉的约束管理器中作为约束进行管理,与电气规则独立共存且或多或少具有约束条件。 制造规则包括外形、掩模、环形圈、铜排间距、丝网印刷、过孔、背钻和刚柔结合特性等。 装配规则涵盖外形、元件、基准点和钢网检查。实时DFM验证
设计面板在设计时可实时显示DFM检查违规的情况,找到并修复错误的最佳时机是在设计中,而不是在设计完成后。有信心地签核
在签核之前,对整个设计的所有规则进行强制批量检查以实现DFM规则的二次检查。如果发现错误,您便可以即时地在设计中进行轻松定位和修复。针对PCB设计人员的可执行分析结果
PCB设计是信号完整性从理论到实践的应用。 通过将可操作的分析结果呈现在PCB设计人员的工作环境中,Allegro技术可以帮助设计人员最大限度地减少返工以更快地完成复杂设计。串扰分析
不仅设计新手可以轻松识别并解决设计中的串扰问题,信号完整性(SI)专家们也可以依赖该SigrityTM分析技术中的颜色编码和数字视觉线索功能发现被突出标识的潜在问题走线。返回路径检查
轻松识别潜在的返回路径问题,例如,可以在设计中实时跨越分割平面或更改参考平面,而无需等待信号完整性工程师执行分析并提供反馈。返回路径设计规则检查
节省用于筛选本该有地面或电源参考平面却实际没有的信号的时间。在某些情况下,信号必须通过分割平面。 轻松定位并查看参考平面的偏差,可以确保您有完整的接地电流路径。阻抗分析及可视化
在分析参考平面所在位置的基础上,对走线线段或线段的一部分进行颜色编码以显示阻抗的不连续性。 不同线段采用不同颜色编码,以反映阻抗高于、低于或满足阻抗约束的情况。耦合分析及可视化
耦合分析及可视化功能为串扰问题提供了观察界面。 用户可就哪里会出现更高耦合、及其原因而得到视觉反馈,从而减少了PCB设计人员与信号完整性(SI)和电源完整性(PI)工程师之间的返工迭代次数。 将鼠标悬停在走线上可以进而得到解决问题所需的详细信息。Allegro PCB Symphony Team Design Option:提供实时、并行的PCB设计协作
团队合作的模式在不断变化;个体的高度专业化,使得最优化配置专业工程师资源,使其在关键部位发挥最大作用,是确保团队高效运作的方法之一。Allegro PCB Symphony Team Design Option支持协作布局、布线、自动交互式布线、交互式布线和形状设计,让您的团队通过实时、并行的设计协作更高效地完成设计。实时、并行的PCB设计协作
不同的团队可以在同一个设计中进行实时协作,并可即时查看团队成员所做的更改。 通过限制对用户编辑对象的访问权限,设计冲突可以被轻松避免;这一协作方式大大缩短了布线时间并消除了需要合并多个版本的工作步骤。约束管理器的托管
单个用户可以对约束管理器的定义或更新享有唯一访问权限,与此同时,团队中所有其他成员可以继续在约束驱动流程中进行设计。在协作环境中使用刚柔结合的交互式3D界面单个工程师和设计师可以在交互式3D界面中对电路板进行可视化,与此同时,团队中所有其他成员继续使用其2D或3D界面。具有刚柔结合和无缝机械协作功能的交互式3D设计界面
产品都有三个维度,3D视图固然很好,但是在2D设计与3D视图之间来回切换,很大程度上感觉像是反复试误。因此,仅仅可以查看3D视图是不够的;Allegro交互式3D设计界面实现真正的在3D环境中进行设计。柔性材质的3D弯曲
将设计中的柔性电路单独或分组弯曲以验证组装匹配度,并查看其折叠时可能造成的任何碰撞。3D元件的放置和移动
移动并放置3D元件,更加容易找到、并修复可能发生碰撞的地方。无缝ECAD / MCAD协作
产品设计是多领域专家之间的一种协作、多次迭代的过程。ECAD/MCAD协作功能是一个既能保持专业领域之间分工,又能促进顺利合作的的微妙平衡。领先的产能特性
PCB布线花费了设计师的大部分工作时间。 Allegro技术所提供的设计生产力、团队协作力和一次成功的精准性是缩短整体设计周期的最佳方法。电路复用布局及复制
从库中创建完整电路中的可复用模块、并应用在新设计中;即使在具有不同层叠的电路板上也可如此应用。 应用模块与在文档中进行复制/粘贴一样简单,不仅如此,还可以令您在库中管理模块,并将其与整个团队共享。布线视野
不仅始终注意细节,更能迅速浏览全局,实现清理和优化走线的间距和平衡、功能性及可制造性,轻松提高性能和产出。布线优化
在过孔和引脚通道之间自动居中个别路线,并在多条路线之间均匀分隔空间,从而在电路拥挤时保持布线的整洁。布线间隔视图
避免否决——在布线时实现对象和布线间隔约束的可视化,从而在尝试之前确定走线的可行性。原理图导向的布局
结合元件在原理图中的位置来放置元件,从而加快设计传输和元件布局。 -
SCHEMATIC CAPTURE
-
一切设计都从原理图开始;实现创意的第一步是把它付诸笔头。 您的原理图捕获工具需要简单、高效并且功能强大,从而帮您处理创新、复杂的系统设计。
只需单击即可自动更新复用模块
不论大公司还是小企业,对于设计内容的读写访问权限控制都是至关重要的。 在您的设计中链接复用模块,从而实现在设计的整个生命周期内提供可重复使用的模块设计功能。 当链接的只读模块更新时,设计师会收到通知,这时只需单击鼠标便可将更新后的模块重新导入到设计中。元件锁定
大多数设计项目都是需要妥协和权衡的协作性工作。 但是如果遇到无法让步的情况,您可以锁定原理图中的元件,从而防止关键电路的意外更改。数据提示和注释
结合语境所提供的相关信息明确易懂,因而在设计中能发挥更大价值。您可以存储纯文本、超链接和元件清单,并通过简单的鼠标点击来进行查看。 非常适用于添加建议、指导方针或其他需要了解的元件信息。自动将非格点上的元件移回格点
复用原理图可使设计过程变得更加快捷简便。 但很多情况下,原理图中的网络或其他实例在导入时会出现在格点外,从而增加元件连线的困难度。 移回格点命令可自动将错位的元件移回格点。 -
DATA MANAGEMENT
-
所有的设计项目都由许多移动的部件组成,各个团队的多个成员在其中提供输入并要求输出。 高效地跟踪和管理设计的各个方面可以提高整体的设计生产力和资源效率,并为您的设计过程提供宝贵的建议,以提高团队运作效率。
库管理
可复用的备用封装集
在元件库中定义可兼容的备用封装,并通过几次鼠标轻松点击提高库的一致性。 通过查看和选择相似元件使用的整套封装,可轻松为元件定义一组备用封装。复杂元件及模型属性
可将元件或模型属性定义为其它属性(如电压、容差和值)的组合。 例如,可以通过多个其它属性的组合来构建元件描述,当属性发生变化时,描述将自动更新。支持SSL和LDAPS
SSL技术可确保数据的机密性和安全性并支持通过SSL的轻量目录访问协议(LDAPS)。为制造商零件标号发布周期支持
就像使用其他部件一样,您可以使用数据库编辑器检出、修改、检入和发布制造商部件,并将分销和开发状态以及生命周期信息添加到制造商部件中。使用分层链接模型进行部件检入和检出
在部件编辑过程中使用分层检出,可节省用于搜索和检出与部件相关的各种模型的时间。 更新模型后,仅需一个步骤即可完成全部模型的检入。工程数据分析
收集和存储数据并不是最终目标, 您必须了解数据是如何相互关联的,分析数据并加以利用,从而改进设计过程的每个步骤。多站点和多应用程序支持
通过分离用于多个站点或部门的网页,实现定义和管理不同业务部门中的工程数据。 除公司范围之外,您可以在网站和业务部门级别上查看KPI指标。 企业的管理员、组群和用户既可以共享权限,也可以对数据设置不同的访问权限。动态项目标签
使用项目元数据,例如项目名称、原理图修订、原理图编号、电路板版本或是您选择的任何数据来动态标注和管理整套项目数据。 动态标签可以重复使用,从而使您轻松管理所有标签。支持多板系统设计项目
将来自多个项目和工作区的所有数据和指标汇总起来,以提高系统范围的可见性和可预测性。 通过从以前的(可能不同的)系统中选择个别项目来发展新系统。比较供应商和不同的元件清单
通过比较来自不同供应商的元件清单、评估供应商提供完整BOM的能力,为您的项目选择正确的供应商。 比较多个不同设计的BOM,为您的设计优化成本和可用性。数据管理活动日志
通过分析设计生命周期中的变更历史记录, 跟踪战略性的元件清单批复,谁签入了什么、在什么时间签入、做了哪些更改、使用了哪些配置管理标签,以及一系列其它数据来深入了解您的设计过程。导入自定义指标的数据
制造商的可用性、工程师的负荷、休假——很多与设计本身无关的因素在影响着设计项目的整体进度。 在项目控制面板中导入数据并可视化项目的自定义指标有利于全面掌控项目进展。